Тестування функціональної мікросхеми та контрольної схеми, що мають окремі вхідні/вихідні майданчики

Спеціальна контрольна схема в мікросхемі для тестування рівня пластин вибірково підключає спеціалізовану контрольну схему до функціональної схеми під час тестування пластин. Після випробування пластини спеціальна тестова схема електрично ізольована від функціональної схеми та джерел живлення таким чином, що вона не завантажує сигнали функціональної схеми і не споживає потужність.

патент

Останні патенти Texas Instruments Incorporated:

Ця заявка є розділом попередньої заявки Сер. № 12/511 705, подана 29 липня 2009 р., Тепер патент США No 7,823,038, виданий 26 жовтня 2010 р .;

який був розділом попередньої заявки Сер. № 12/175663, подана 18 липня 2008 р., Тепер патент США No 7,587,648, наданий 8 вересня 2009 р .; Який був розділом попередньої заявки Сер. № 11/530,512, подана 11 вересня 2006 р., В даний час патент США № 7,418,643, наданий 26 серпня 2008 р .; який був розділом попередньої заявки Сер. №10/345,648, подана 16 січня 2003 р., Тепер патент США № 71224341, виданий 17 жовтня 2006 р .; яка заявляє пріоритет згідно з 35 USC 119 (e) (1) попередньої заявки № 60/349 590, поданої 18 січня 2002 р.

ТЕХНІКА РОЗКРИТТЯ

Сьогодні мікросхеми розроблені для включення тестових схем, таких як сканування та вбудований самотест (BIST), які можуть бути використані для тестування мікросхеми на всіх рівнях складання та виробництва, тобто тестування пластин, упакований тест ІС, тест інтеграції системи та польовий тест. Для повторного використання випробувальної схеми таким чином, випробувальна схема повинна бути спроектована як невід'ємна та активна частина ІС. Будучи невід'ємною частиною ІС, випробувальна схема підключена до функціональної схеми, що підлягає випробуванню, а також підключена до рейок живлення ІС.

Незважаючи на те, що це спосіб, яким традиційні випробувальні схеми розробляються в ІС, є деякі типи спеціалізованих випробувальних схем, включених до ІС, які беруть участь лише у випробуванні рівня пластин. Ця спеціалізована тестова схема вигідно дозволяє проводити тестування рівня пластин за допомогою дешевших тестерів і з більшою точністю, особливо тестування чутливих аналогових схем. Як і інші схеми сканування та тестування BIST, ця спеціалізована тестова схема, як правило, призначена для підключення до функціональної схеми, яку вона буде перевіряти, та до джерел живлення ІС. Однак, на відміну від схеми сканування та BIST, спеціалізована контрольна схема може бути використана лише на рівні випробування пластин, оскільки колодки для штампів, необхідні для доступу до спеціалізованої контрольної схеми, як правило, не скріплені з пакувальними штифтами.

Патент США У патенті США №5,578,935 викладається спосіб і пристрій для випробування схеми, що випробовується, шляхом вбудовування інтегральної схеми тестового компаратора в мікросхему та підключення входу компаратора до виходу схеми, що тестується, у мікросхемі. Вбудований стробоподібний компаратор і випробовувана схема також підключені до зовнішнього тестера для подачі потужності, опорної вхідної напруги та сигналу стимулу вхідного сигналу та вихідної відповіді. Тестова схема, показана на фіг. 1 патенту США №5,578,935 дозволяє тестувальнику, тестованій схемі та компаратору в межах ІС взаємодіяти разом згідно з описаним послідовним алгоритмом наближення на фіг. 2 для досягнення тесту. Мотивацією та перевагами вбудовування компаратора в мікросхему є те, що вбудований компаратор мінімізує вплив блукаючої ємності та індуктивності на досліджуваний сигнал.

КОРОТКИЙ ПІДСУМОК РОЗКРИТТЯ

У цьому розкритті описується спосіб і пристрій, що використовують спеціальну випробувальну схему в ІС для тестування рівня пластин, але без необхідності постійного підключення спеціалізованої випробувальної схеми до функціональної схеми після завершення випробування пластини. Перевагою цього розкриття є те, що після випробування пластин спеціальна випробувальна схема електрично ізольована від функціональної схеми та джерел живлення таким чином, що вона не завантажує сигнали функціональної схеми і не споживає потужність.

Інтегральна схема цього розкриття забезпечує функціональну схему та випробувальну схему на одній і тій же підкладці. Функціональна схема має перші вхідні та вихідні сигнальні провідники, з'єднані з першими вхідними та вихідними сигнальними колодками та першими клемами живлення, підключеними до перших колодках силового зв'язку. Функціональна схема пристосована для створення сигналу тестової відповіді на першій зв'язковій майданчику вихідного сигналу для тестування функціональної схеми у відповідь на сигнал тестового стимулу, що застосовується до першої контактної площадки зв'язку вхідного сигналу.

Тестова схема має другі вхідні входи і вихідні сигнальні провідники, підключені до другого вхідного і вихідного сигнального зв’язку або тестових майданчиків і другий провід живлення, підключений до другого силового зв’язку або тестових площадок. Другі відведення та прокладки для скріплення або випробування відокремлені від перших відведень та прокладок для склеювання. Перші провідники та прокладки зв’язку, а другі провідники та зв’язки або випробувальні майданчики пристосовані для вибіркового з’єднання між собою під час випробування для роботи як функціональної схеми, так і випробувальної схеми для перевірки роботи функціональної схеми з контрольною схемою. Один другий вхідний тестовий сигнальний майданчик пристосований для прийому тестового сигналу відповіді від першого вихідного сигнального майданчика, інший другий вхідний опорний сигнальний майданчик пристосований для прийому тестового порівняльного сигналу, а другий вихідний сигнальний провідний майданчик забезпечує сигнал тестового пропуску/відмови у відповідь на сигнал порівняльного тесту і сигнал тестової відповіді, що приймається на другому майданчику колодки зв'язків вихідного вихідного сигналу.

КОРОТКИЙ ОПИС НЕКОЛЬКОГО ПОГЛЯДУ КРЕСЛЕНЬ

Фіг. Фіг.1 - блок-схема випробувального пристрою, підключеного до відомої інтегральної схеми.

Фіг. Фіг.2 - блок-схема інтегральної схеми, побудованої згідно з цим розкриттям.

Фіг. Фіг.3 - блок-схема випробувальної схеми згідно з цим розкриттям.

ПОДРОБНИЙ ОПИС РОЗКРИТТЯ

З метою спрощення опису цього розкриття, використання типу згаданих вище спеціальних схем, як описано в патенті США. №5,578,935, буде використано. Хоча цей один тип спеціальних випробувальних схем буде використовуватися для опису переваг розкриття інформації, слід розуміти, що це лише для зразкових цілей і не обмежує обсяг розкриття та його застосовність до інших спеціальних випробувальних схем.

Організація тесту 100 на фіг. 1 цього розкриття ілюструє спрощений варіант схеми випробування на фіг. 1 патенту США No5,578,935. У цій фіг. 1, СК 102 відноситься до схеми 226 патенту США 5,578,935, ФІГ. 1, і включає випробовувану схему (CUT) 104 (202 в патенті США №5,578,935) та вбудованим стробоскопічним компаратором 106 (206 у патенті США №5,578,935). У цій фіг. 1, зовнішній тестер 140 відноситься до зовнішніх блоків тестерів 200, 208, 220 і 222 патенту США 5,578,935, ФІГ. 1. При встановленні цього зв'язку всі подальші посилання на фіг. 1 в цьому описі буде на фіг. 1 цієї специфікації, якщо чітко не зазначено інше.

IC 102 на фіг. 1 вважається матрицею, що випробовується або на пластині, або після обробки. IC 102 має блок живлення V + 114, V-блок живлення 116, вихідна панель тестової відповіді 120, вхідна накладка для порівняння стробоскопа 126, вхідна площадка опорного напруги компаратора 124, функціональна вихідна площадка 122, і тестовий стимул для введення 118. Всі колодки, за винятком функціональної вихідної колодки 122 в цьому прикладі підключені до тестера 140 щоб тестер міг увімкнути та перевірити схему 102. Як видно, РІЗ 104 і компаратор 106 ланцюга 102 обидва живляться від колодки живлення V + і V− 114,116, через внутрішні рейки електроживлення 112 і 110 відповідно.

Вихідні дані 108 від CUT 104 підключений до першого входу компаратора 106, на функціональну вихідну панель 122, і, можливо, до інших схем всередині IC 102. Другий вхід компаратора 106 підключений до вихідного опорного напруги 136 від тестера 140. Строб вхід компаратора 106 підключений до стробоскопа 138 від тестера 140. У відповідь на вхід стробоскопа 138 від тестера 140, компаратор виводить відповідь на вхід відповіді тестера 132. РІЗ 104 отримує введення стимулу від виходу стимулу тестувальника 134.

Під час випробування тестувальник 140 вводить повторюваний ввід стимулу 134 вирізати 104 викликати РІЗ 104 на вихід 108 періодична форма сигналу для порівняння 106. Компаратор 106, при стробінгу видає оцифровану відповідь на вхід відповіді тестера 132. В одному аспекті тесту, як описано далі в патенті США. 5,578,935, випробування продовжується на основі послідовного алгоритму наближення, за допомогою якого тестер збільшує контрольний рівень напруги 136 до компаратора 106 якщо стробовідвідний вхід 132 є логічним нулем і зменшує опорний рівень напруги 136 до компаратора 106 якщо стробовідвідний вхід 132 є логічним. СК 102 проходить або не проходить тест на основі оцифрованого вводу відповіді 132 отримані випробувачем 140.

В ІС 102, компаратор 106 постійно підключений до джерел живлення 114 і 116 прокладки, які також підключені до CUT 104. Це важливо. Всякий раз, коли CUT 104 під напругою, компаратор 106 також знаходиться під напругою. Компаратор 106 тому споживає енергію під час функціональної роботи CUT 104 і може, внаслідок дефекту в схемі компаратора, насправді зробити IC 102 нефункціональний або функціональний, але на зниженому або погіршеному рівні.

Порівняльник 106 постійно підключений до виходу CUT 104. Це також важливо. Компаратор 106 тому забезпечує деяку кількість завантаження на вихід CUT 104, що може збільшити енергоспоживання схеми 102 та/або впливають на якість виходу CUT 108 на функціональній подушці 122. Як буде докладно описано нижче, даний опис забезпечує вирішення вищезазначених питань щодо потужності та навантаження, коли спеціальні схеми (компаратор 106) підключений до функціональної схеми (CUT 104) та рейки електроживлення (112 і 110) ІС 102 під час його випробування.

На фіг. 2, ІС 202 включає вдосконалення цього розкриття інформації. IC 202 ідентичний IC 102 за наступними винятками. (1) Постійне з'єднання, показане на фіг. 1 між CUT 104 вихід 108 і перший вхід компаратора 106 було видалено, тим самим ізолюючи вихід CUT від компаратора 106 перше вхідне навантаження. (2) Перший вхід до компаратора 106 було підключено до окремої та додаткової пробної (Т) прокладки 204 на IC 202. (3) З'єднання живлення V + і V - на фіг. 1 між компаратором 106 і прокладки V + і V− 114,116 були вилучені туди, де лише ВИРІЗ 104 підключається до живлення V + і V−, і живиться від них 114,116. (4) Джерела живлення V + та V− для компаратора 106 були підключені до окремих та додаткових випробувальних колодок V + та V− 206,208.

На фіг. 3, модифікована версія схеми тестування 300 зображує ІС 202 налаштований для тестування. Організація тесту 300 ідентична схемі тестування 100 за наступними винятками. (1) Зовнішнє з'єднання 302 було сформовано між існуючим V-pad 116 і доданий V-pad 208 для подачі низькорівневої напруги живлення до компаратора 106 від тестера 140. (2) Зовнішнє з'єднання 304 було сформовано між існуючою панеллю V + 114 і додану клавішу V + 206 для забезпечення високого рівня напруги живлення до компаратора 106 від тестера 140.

Зовнішнє з'єднання, що містить з'єднання 308, сигнальний кондиціонер 310, та зв’язок 306 було сформовано між функціональною вихідною панеллю 122 та додану пробну пробку (Т) 204. Кондиціонер сигналу 310 є активною або пасивною ланцюгом, яка може бути використана, якщо це необхідно, для узгодження вихідного опору функціональної вихідної площадки 122 до вхідного опору тестової вхідної панелі 204. Якщо немає необхідності використовувати кондиціонер сигналу 310, тоді може бути сформовано пряме з'єднання між функціональною вихідною площадкою 122 та тестову ввідну панель 204. Тест, проведений у тестовій схемі 300 на фіг. 3 може бути таким самим, як описано щодо фіг. 1 і далі в патенті США №5,578,935, і, щонайменше в одному аспекті, може базуватися на послідовному алгоритмі наближення.

СК 202, під час тестування забезпечується зовнішніми з'єднаннями, що поєднують компаратор 106 до джерел живлення, сигналізації тестера та CUT 104, але коли не тестується, компаратор 106 може бути завершена ізольовано від джерел живлення, сигналів тестера та CUT104 простим видаленням зовнішніх з'єднань. Таким чином, даний розкриття передбачає підключення спеціальних тестових схем до функціональних схем, джерел живлення та тестерів під час тестування, але вигідно також передбачає повну ізоляцію спеціальних тестових схем від функціональних схем, джерел живлення та тестерів, коли тестування не проводиться.

Після ІС 202 випробовується, наприклад, після тестування скріплених накладок 120, 124, 126, 204, 206 і 208 не є дротовим зв'язком, з'єднаним з висновками на каркасі ІС мікросхеми 202 інкапсульовано, з'єднання 302, 304, 306, 308, і сигнальний кондиціонер 310 може бути вилучений і запобігти контакту з IC 202, залишаючи подушечки 204, 206, 208 вільно контактувати з іншими колодками або провідними рамами. Тому в IC є спеціальна схема випробування 202 для вигідного використання на цільовому рівні випробування (тобто випробування пластин), але після використання робиться окремим та ізольованим і може бути недоступним, наприклад, покриттям пробних зв’язків 120, 124, 126, 204, 206, і 208 з матеріалом для інкапсуляції, щоб уникнути занепокоєння щодо потужності та навантаження, як зазначено раніше.

Хоча спеціальна тестова схема описана в цьому документі як компаратор для використання при тестуванні аналогового сигналу, що виводиться з тестованої схеми, слід розуміти, що спеціальною тестовою схемою може бути будь-який тип контрольної схеми (цифрової або аналогової), тобто аналогічно використовується для тестування інших тестованих схем (цифрових або аналогових). Інші типи спеціальних випробувальних схем, коли вони не будуть випробовуватися, не будуть підключатися до джерел живлення, інших колодок, до тестерів або до випробовуваних схем.

Претензії

1. Процес випробування інтегральної схеми, що має функціональну схему, і випробувальної схеми для випробування функціональної схеми, що включає:

А. отримання тестового стимулюючого сигналу на функціональній вхідній площадці інтегральної схеми, яка з'єднана з функціональним входом функціональної схеми; B. виведення сигналу тестової відповіді на функціональну вихідну площадку інтегральної схеми, яка підключена до виходу функціональної схеми; C. підключення сигналу тестової відповіді від функціональної вихідної площадки через провід, який є зовнішнім до інтегральної схеми, до тестової вхідної панелі, яка підключена до входу тестової схеми; D. отримання стробоскопічного сигналу на стробоскопічну вхідну панель інтегральної схеми, яка підключена до стробоскопічного входу тестової схеми; E. виведення сигналу результату тесту на тестову вихідну площадку інтегральної схеми, яка підключена до виходу з контрольної схеми; та F. обчислення сигналу результату тесту в тестері, що знаходиться за межами інтегральної схеми, щоб визначити, чи функціональна схема правильно реагувала на сигнал тестового стимулу.